Новые микросхемы генерации и распределения тактового сигнала от Analog Devices


Компания Analog Devices представила пару микросхем генерации и распределения тактового сигнала имеющих низкий уровень шума, малую величину дрожания фронтов и широкий выбор вида выходного сигнала.

Генераторы тактового сигнала с несколькими выходами, AD9520 и AD9522, содержат блок из 512 байт EEPROM-памяти, предоставляя разработчикам систем программируемое решение для тактирования, которое может служить и опорным и системным тактовым сигналом. С помощью программирования встроенной памяти, для получения специфического набора выходных сигналов, разработчики могут легко сконфигурировать AD9520/2 как опорный источник для обеспечения синхронизации начала работы при подаче питания в систему или после ее сброса. Аналогичные микросхемы тактирования требуют отдельного опорного тактового сигнала, который должен быть независимо связан с системным процессором или микроконтроллером для программирования микросхемы системного тактового сигнала, что добавляет число необходимых компонентов, цену и сложность схемы тактирования сетевых карт, беспроводной и широкополосной инфраструктуры, медицинских графических систем и преобразователей данных.

Кроме встроенной EEPROM-памяти и PLL (схема фазовой автоподстройки частоты), в AD9520/2 входят делители, буферы усиления, и VCO (кварцевый генератор управляемый напряжением) который перестраивается в диапазоне от 1,4 ГГц до 2,95 ГГц. Кроме того можно использовать внешний 3,3 В/5 В VCO/VCXO (кварцевый генератор управляемый напряжением) с частотой до 2,4 ГГц. PLL/VCO схема формирования тактового сигнала демонстрирует одну из лучших в отрасли величину шума, -150 дБс/Гц, при смещении 10 кГц на частоте тактового сигнала 200МГц, а схема распределения тактового сигнала по каналам обеспечивает очень низкое широкополосное значение дрожания фронтов 225 фс.

Два опорных входа обеспечивают переключение опорного сигнала для приложений требующих резервирования, причем режим сохранения PLL обеспечивает получение выходной частоты в случае пропадания опорного сигнала. Имеется режим работы с нулевой задержкой для обеспечения точного соответствия фаз между входами и выходами.

AD9520 предлагает 12 дифференциальных LVPECL (низковольтная положительная эмиттерно связанная логика) выходов собранных в четыре группы, каждый из которых имеет делитель от 1 до 32 и схему фазовой задержки. AD9522 содержит 12 дифференциальных LVDS (низковольтная дифференциальная передача сигналов) выходов. Обе микросхемы предлагают в качестве альтернативы конфигурации содержащие до 24-х несимметричных КМОП-выходов с тактовой частотой до 250 МГц.

Оставьте отзыв

Ваш емейл адрес не будет опубликован. Обязательные поля отмечены *