https://lauftex.ru/product/lf-21060-lcw-tsifrovoy-signalnyy-protsessor

Двухядерный 32-битный МК Renesas SuperH


Компания Renesas Technology анонсировала свой первый двуядерный 32-битный микроконтроллер с производительностью 960 MIPS, а при операциях с плавающей [[точкой до 800 MFLOPS]].

Микроконтроллер предназначен для рынка бытовой электроники, промышленного оборудования и автомобильных аудио/навигационных систем. МК SH7205 и SH7265 включают в себя 2 суперскалярных ядра SH-2A и разнообразную периферию.

Особенности многоядерной архитектуры SH7205 и SH7265:
  • Многослойная структура внутренней шины. 2 шины для ядер и 2 шины для DMA. Такое разделение позволяет не затрачивать время на ожидание пока другое ядро использует шину. Обеспечивается высокая производительность и возможность работы в режиме реального времени.
  • Ядра могут работать с двумя операционными системами одновременно. Если одно из ядер использует, например, операционную систему uITRON a другое uClinux то они могут выполнять абсолютно разные задачи одновременно, что позволяет более гибко использовать ресурсы МК.
  • Ядра могут связываться друг с другом напрямую. Любое ядро может проверять статус другого и они могут обмениваться данными используя специально выделенную область памяти.
Образцы будут доступны в третьем квартале 2007 года.

 
 
Оставьте отзыв

Ваш емейл адрес не будет опубликован. Обязательные поля отмечены *