ARM добавил к своим продуктам 64-битное решение


Новая 16-ядерная платформа CoreLink CCN-504 является частью системного решения, продвигаемого ARM.

Компания ARM Holdings, осуществляющая активные продажи лицензий на свои продукты, объявляет о двух своих новых продуктах, входящих в семейство CoreLink и предназначенных для работы в сетевых и серверных приложениях.

CCN-504 представляет собой 16-ядерную платформу с кеш-когерентной системной шиной третьего уровня и контроллером динамической памяти DMC-520, разработанным и оптимизированным для работы с CCN-504. Новые изделия предназначены для поддержки процессора Cortex-A15 и будущие изделия с архитектурой ARMv8, в которых будут использоваться 64-разрядные ARM-ядра.

Система CCN-504 I позволяет объединить на одном кристалле до 4 ядер, при этом счетверённый CPU будет иметь до 16 связанных ядер. Предыдущее поколение CCI-400 поддерживает максимум до 8 кэш-когерентных ядер. Кроме того CCN-504 поддерживает гетерогенные вычисления с помощью дополнительных процессоров, DSP и ускорителей, к которым подключается через некогерентные сетевые соединения.

Система обладает 128-битной шиной с пропускной способностью до 1 Тбит/с и обеспечивает кэш 3-го уровня объемом 8 МБ или 16 МБ.

По словам Нейл Паррис (Neil Parris), менеджера по продукции, предназначенной для коммутации с ARM, система CCN предназначена для изделий, работающих в сетевой инфраструктуре, серверах или устройствах с серверными функциями для подключения последних к коммуникационным сетям.

Новые продукты были выпущены благодаря на успеху спецификации Amba 4 ACE, опубликованной в 2011 году. Но новые продукты поддерживают динамическое масштабирование частоты и напряжения (DFVS) в кластерах процессора, включая большие и маленькие кластеры процессора, что позволяет улучшить энергоэффективность. Применение фильтра слежения устраняет необходимость обеспечения согласованности сообщений, сокращает латентность и уменьшает энергопотребление.

DMC-520 является динамическим контроллером памяти, который был разработан и оптимизирован для работы с CoreLink CCN-504. Он обеспечивает широкополосный интерфейс для работы с внешней DRAM-памятью, соответствующей стандартам DDR3, DDR3L и DDR4 и является частью интегрированного решения ARM DDR4/3 PHY, производство которого планируется в 2013 году.

Расположенная в г. Милпитас, шт.Калифорния, США (Milpitas, CA), компания LSI Corp. (Milpitas, CA) разрабатывает ИС для хранения, локальной и сетевой обработки данных. Расположенная в г. Остин, шт. Техас, США (Austin, Texas) компания Calxeda Inc является основным покупателем лицензий на CCN-504.

По словам Пэррис, в настоящее время, продукт будет изготавливаться по 28-нм КМОП технологии, но, предполагается, что в ближайшем будущем производство будет переведено на более перспективную 20-нм технологию.

Источник: EE Times

Читайте также:
MIPS или ARM?
Под натиском ARM альянс Wintel теряет позиции в посткомпьютерную эру

Оставьте отзыв

Ваш емейл адрес не будет опубликован. Обязательные поля отмечены *